XT-26
Código del proyecto desarrollado en Sistemas Digitales II (SDII)
Antonio Julián Alférez Zamora & Sonsoles López Pernas
Página principal
Estructuras de Datos
Archivos
Lista de archivos
Globales
Todo
Funciones
Variables
'typedefs'
Enumeraciones
Valores de enumeraciones
'defines'
_
a
b
c
d
e
f
i
l
m
n
p
q
r
s
t
u
v
- _ -
__ARRAYS__ :
arrays.c
__M5272ADC_DAC_C__ :
m5272adc_dac(Nuestro).c
__M5272GPIO_C__ :
m5272gpio.c
__M5272LCD_C__ :
m5272lcd.c
__M5272LIB_C__ :
m5272lib.c
- a -
ACCESO_A_MEMORIA_LONG :
m5272lib.h
ADC_BAUD_RATE :
m5272adc_dac(Nuestro).c
- b -
BASE_PUERTO0 :
m5272.h
BASE_PUERTO_E :
m5272.h
BASE_PUERTO_S :
m5272.h
bclrb :
m5272lib.h
bclrl :
m5272lib.h
BIT_ENABLE :
m5272lcd.c
BORRA_REF :
XT-26.c
bsetb :
m5272lib.h
bsetl :
m5272lib.h
- c -
CD_ON :
m5272lcd.c
cli :
m5272lib.h
CLR_DISP :
m5272lcd.c
CNT_INT1 :
XT-26.c
COS :
resp.h
,
XT-26.c
- d -
DAC_BAUD_RATE :
m5272adc_dac(Nuestro).c
DESESCALADO :
XT-26.c
DIR_VTMR0 :
XT-26.c
- e -
escribe_byte :
m5272.h
escribe_long :
m5272.h
escribe_word :
m5272.h
EXCIT :
interfaz.c
,
XT-26.c
exit :
m5272lib.h
- f -
FREC_INT :
XT-26.c
FREC_MAX :
interfaz.c
FS_8BITS :
m5272lcd.c
FS_CONF8 :
m5272lcd.c
- i -
INICIO :
arrays.c
INLINE :
m5272lib.h
INT_RAM_SIZE :
m5272.h
INTERFAZ_C :
interfaz.c
- l -
LCD_dato :
m5272lcd.c
LCD_inst :
m5272lcd.c
lee_byte :
m5272.h
lee_long :
m5272.h
lee_word :
m5272.h
LIN_1LCD :
m5272lcd.c
LIN_2LCD :
m5272lcd.c
- m -
M_NEG :
XT-26.c
M_POS :
XT-26.c
MAYUSC :
m5272lib.h
mbar_readByte :
m5272.h
mbar_readLong :
m5272.h
mbar_readShort :
m5272.h
mbar_writeByte :
m5272.h
mbar_writeLong :
m5272.h
mbar_writeShort :
m5272.h
MCF_CLK :
m5272.h
MCF_MBAR :
m5272.h
MCFSIM_CSBR0 :
m5272.h
MCFSIM_CSBR1 :
m5272.h
MCFSIM_CSBR2 :
m5272.h
MCFSIM_CSBR3 :
m5272.h
MCFSIM_CSBR4 :
m5272.h
MCFSIM_CSBR5 :
m5272.h
MCFSIM_CSBR6 :
m5272.h
MCFSIM_CSBR7 :
m5272.h
MCFSIM_CSOR0 :
m5272.h
MCFSIM_CSOR1 :
m5272.h
MCFSIM_CSOR2 :
m5272.h
MCFSIM_CSOR3 :
m5272.h
MCFSIM_CSOR4 :
m5272.h
MCFSIM_CSOR5 :
m5272.h
MCFSIM_CSOR6 :
m5272.h
MCFSIM_CSOR7 :
m5272.h
MCFSIM_ICR1 :
m5272.h
MCFSIM_ICR2 :
m5272.h
MCFSIM_ICR3 :
m5272.h
MCFSIM_ICR4 :
m5272.h
MCFSIM_MALR :
m5272.h
MCFSIM_MAUR :
m5272.h
MCFSIM_PACNT :
m5272.h
MCFSIM_PADAT :
m5272.h
MCFSIM_PADDR :
m5272.h
MCFSIM_PBCNT :
m5272.h
MCFSIM_PBDAT :
m5272.h
MCFSIM_PBDDR :
m5272.h
MCFSIM_PDCNT :
m5272.h
MCFSIM_PITR :
m5272.h
MCFSIM_PIVR :
m5272.h
MCFSIM_PIWR :
m5272.h
MCFSIM_PWCR0 :
m5272.h
MCFSIM_PWCR1 :
m5272.h
MCFSIM_PWCR2 :
m5272.h
MCFSIM_PWWD0 :
m5272.h
MCFSIM_PWWD1 :
m5272.h
MCFSIM_PWWD2 :
m5272.h
MCFSIM_QAR :
m5272.h
MCFSIM_QDLYR :
m5272.h
MCFSIM_QDR :
m5272.h
MCFSIM_QIR :
m5272.h
MCFSIM_QMR :
m5272.h
MCFSIM_QWR :
m5272.h
MCFSIM_SCR :
m5272.h
MCFSIM_SDCR :
m5272.h
MCFSIM_SDTR :
m5272.h
MCFSIM_SPR :
m5272.h
MCFSIM_TCN0 :
m5272.h
MCFSIM_TCN1 :
m5272.h
MCFSIM_TCN2 :
m5272.h
MCFSIM_TCN3 :
m5272.h
MCFSIM_TCR0 :
m5272.h
MCFSIM_TCR1 :
m5272.h
MCFSIM_TCR2 :
m5272.h
MCFSIM_TCR3 :
m5272.h
MCFSIM_TER0 :
m5272.h
MCFSIM_TER1 :
m5272.h
MCFSIM_TER2 :
m5272.h
MCFSIM_TER3 :
m5272.h
MCFSIM_TMR0 :
m5272.h
MCFSIM_TMR1 :
m5272.h
MCFSIM_TMR2 :
m5272.h
MCFSIM_TMR3 :
m5272.h
MCFSIM_TRR0 :
m5272.h
MCFSIM_TRR1 :
m5272.h
MCFSIM_TRR2 :
m5272.h
MCFSIM_TRR3 :
m5272.h
MCFSIM_WCR :
m5272.h
MCFSIM_WER :
m5272.h
MCFSIM_WIRR :
m5272.h
MCFSIM_WRRR :
m5272.h
MODE_SET :
m5272lcd.c
MUESTRAS_MAX :
interfaz.c
- n -
N_FUND :
XT-26.c
N_MUESTRAS_RESPUESTA :
resp.c
NIVELES :
arrays.c
NUM_COLS :
interfaz.c
,
XT-26.c
NUM_FILAS :
interfaz.c
,
XT-26.c
NUM_FRECS_RESPUESTA :
resp.h
NUM_MUESTRAS_PERIODO_10HZ :
arrays.c
NUM_MUESTRAS_PERIODO_5HZ :
arrays.c
- p -
PRESCALADO :
XT-26.c
print_number :
m5272lib.c
PWM_129HZ :
m5272.h
PWM_129KHZ :
m5272.h
PWM_16KHZ :
m5272.h
PWM_17HZ :
m5272.h
PWM_1KHZ :
m5272.h
PWM_258HZ :
m5272.h
PWM_258KHZ :
m5272.h
PWM_2KHZ :
m5272.h
PWM_32KHZ :
m5272.h
PWM_34HZ :
m5272.h
PWM_4KHZ :
m5272.h
PWM_512HZ :
m5272.h
PWM_64KHZ :
m5272.h
PWM_66HZ :
m5272.h
PWM_8KHZ :
m5272.h
PWM_9HZ :
m5272.h
- q -
QDLYR_SPE_MASK :
m5272adc_dac(Nuestro).c
QIR_SPIF_MASK :
m5272adc_dac(Nuestro).c
QSPI_activaTx :
m5272adc_dac(Nuestro).c
QSPI_COMMAND_RAM_START :
m5272.h
QSPI_finTx :
m5272adc_dac(Nuestro).c
QSPI_QMR_INIT :
m5272adc_dac(Nuestro).c
QSPI_rstSPIF :
m5272adc_dac(Nuestro).c
QSPI_RX_RAM_START :
m5272.h
QSPI_setBaudRate :
m5272adc_dac(Nuestro).c
QSPI_setENDQP :
m5272adc_dac(Nuestro).c
QSPI_TX_RAM_START :
m5272.h
- r -
RESPUESTA_C :
resp.c
RET_15MS :
m5272lib.h
RET_1S :
m5272lib.h
RET_3MS :
m5272lib.h
- s -
SIN_SIGNO :
m5272lib.h
sti :
m5272lib.h
- t -
T_COMP :
XT-26.c
- u -
UMBRALESFASE :
arrays.c
- v -
V_BASE :
XT-26.c
Generado el Miércoles, 13 de Mayo de 2015 02:55:36 para XT-26 por
1.8.9.1